內容簡介
本次修訂弱化瞭中規模集成芯片的應用,將組閤 與時序單元電路作為宏模型介紹,加強應用FPGA、 CPLD進行數字係統設計的內容。加強低電源電壓器件 及其接口內容,消減TTL係列的內容。增加CMOS通用 電路中小邏輯與寬總綫內容的介紹。加強應用 Verilog語言描述組閤及時序單元電路的例題。
全書共11章,分彆是:數字邏輯概論,邏輯代數 與硬件描述語言基礎,邏輯門電路,組閤邏輯電路, 鎖存器和觸發器,時序邏輯電路,半導體存儲器, CPLD和FPCA,脈衝波形的變換與産生,數模與模數轉 換器,數字係統設計基礎。附錄中列齣EDA工具 QuaItusⅡ9.0簡介,電氣簡圖用圖形符號——二進製 邏輯單元(CB/T4728.12-1996)簡介,常用邏輯符 號對照錶。
《電子技術基礎(數字部分 第6版)》可作為高等學校電氣類、電 子信息類、自動化類等專業“數字電子技術基礎”課 程的教材,也可供相關工程技術人員參考。
作者簡介
康華光,1925年8月齣生於湖南衡山,現為華中科技大學教授、博士生導師。長期從事電子技術教學與生物醫學工程研究。康華光教授1951年畢業於武漢大學電機工程學係並留校任教。1953年院係調整到華中科技大學(原華中工學院)工作至今。現任中國電子學會生物醫學電子學分會委員。曾任國傢教委高校工科電工課程教學指導委員會副主任兼電子技術課程教學指導小組組長。
目錄
1 數字邏輯概論
1.1 數字信號與數字電路
1.1.1 數字技術的發展及其應用
1.1.2 數字集成電路的分類及特點
1.1.3 模擬信號和數字信號
1.1.4 數字信號的描述方法
1.2 數製
1.2.1 十進製
1.2.2 二進製
1.2.3 十一二進製之間的轉換
1.2.4 十六進製和八進製
1.3 二進製數的算術運算
1.3.1 無符號二進製數的算術運算
1.3.2 帶符號二進製數的減法運算-
1.4 二進製代碼
1.4.1 二一十進製碼
1.4.2 格雷碼
1.4.3 ASCII碼
1.5 二值邏輯變量與基本邏輯運算
1.6 邏輯函數及其錶示方法
1.6.1 邏輯函數的幾種錶示方法
1.6.2 邏輯函數錶示方法之間的轉換
小結
習題
2 邏輯代數與硬件描述語言基礎
2.1 邏輯代數的基本定律和規則
2.1.1 邏輯代數的基本定律和恒等式
2.1.2 邏輯代數的基本規則
2.2 邏輯函數錶達式的形式
2.2.1 邏輯函數錶達式的基本形式
2.2.2 最小項與最小項錶達式
2.2.3 最大項與最大項錶達式
2.3 邏輯函數的代數化簡法
2.3.1 邏輯函數的最簡形式
2.3.2 邏輯函數的代數化簡法
2.4 邏輯函數的卡諾圖化簡法
2.4.1 用卡諾圖錶示邏輯函數
2.4.2 用卡諾圖化簡邏輯函數
2.5 硬件描述語言VerilogHDL基礎
2.5.1 Verilog語言的基本語法規則
2.5.2 變量的數據類型
2.5.3 運算符及其優先級
2.5.4 Verilog內部的基本門級元件
2.5.5 Verilog程序的基本結構
2.5.6 邏輯功能的仿真與測試
小結
習題
3 邏輯門電路
4 組閤邏輯電路
5 鎖存器和觸發器
6 時序邏輯電路
7 半導體存儲器
8 CPLD和FPGA
9 脈衝波形的變換與産生
10 數模與模數轉換器
11 數字係統設計基礎
參考文獻
電子技術基礎(數字部分 第6版) 下載 mobi epub pdf txt 電子書 格式